эвм таблица ответов v3 (PDF)




File information


Title: Вопрос (предмет - Защита информации)
Author: Alexey Tsapikov

This PDF 1.5 document has been generated by Microsoft® Word 2010, and has been sent on pdf-archive.com on 13/09/2016 at 20:48, from IP address 5.3.x.x. The current document download page has been viewed 751 times.
File size: 306.87 KB (8 pages).
Privacy: public file
















File preview




Вопрос (предмет –ОрганизацияЭВМ)

1

Архитектура вычислительной системы это

2

Архитектура фон-Неймана НЕ предполагает

Ответы
a. абстрактное представление о
вычислительной системе с точки
зрения
программиста
b. иерархия используемых в системе
аппаратных и программных средств
c. структурная схема вычислительной
системы
d. описание аппаратных средств
a. параллельной обработки данных
b. автоматического последовательного
выполнения команд
c. использования двоичной системы
счисления
d. иерархического построения системы
памяти

3
Ассоциативная память это

4

Быстродействие вычислительного
устройства/системы это

5
Быстродействие древовидных и матричных
конвейерных умножителей ...

6

b. выше у древовидного для
разрядности больше 5
c. выше для древовидного умножителя
d. выше для матричного умножителя
a. адресный принцип поиска

В ассоциативной памяти чаще всего используется

b. последовательный поиск
c. "горизонтальный" поиск
d. "вертикальный" поиск
a. через общую память

В вычислительном кластере обмен данными между
процессорами происходит ...

b. через общие регистры
c. путем передачи сообщений
d. через общую кэш-память
a. с произвольным отображением

7

8

a. адресная память
b. безадресная память
c. память, адресуемая по содержимому
d. память, ассоциированная с
определенным типом устройств
a. величина, обратная времени
выполнения операции
устройством/системой
b. тактовая частота
процессора/процессоров системы
c. скорость его работы
d. количество операций или задач,
выполняемых/решаемых устройством /
системой в единицу времени
a. выше у матричного для разрядности
больше 5

В каком из перечисленных вариантов организации
кэш-памяти разрядность тега будет равна 3
(количество строк основной памяти = 128, кэш-

b. множественно-ассоциативная с 2
множествами
c. с прямым отображением

9

памяти = 16) :

d. двухканальная

В каком из перечисленных вариантов организации
кэш-памяти разрядность тега будет равна 4
(количество строк основной памяти = 128, кэшпамяти = 16) :

a. с произвольным отображением

10

В магистральном процессоре общего назначения ...

11

b. множественно-ассоциативная с 2
множествами
c. с прямым отображением
d. двухканальная
a. основная магистральная шина
соединяет устройство управления и
операционное устройство
b. блок регистров общего назначения
построен на основе магистральной
шины
c. регистры соединены с
операционным устройством с
помощью трех магистральных шин
d. существует общая магистраль, к
которой подсоединены все устройства
процессора
a. через дисковую подсистему

В мультипроцессоре обмен данными между
процессорами, как правило, происходит ...

b. через общую память
c. через общие регистры
d. путем передачи сообщений
a. в старшей части адреса

В памяти с расслоением номер блока памяти
(устройства) указывается

b. в специальном служебном регистре

12

c. в младшей части адреса
d. в средней части адреса

13
В процессоре общего назначения может
отсутствовать
14

Выберите верное утверждение относительно
времени обработки задачи на конвейере

15

16

Вычислительный кластер это ...

Гарвардская архитектура отличается от фон-

a. устройство управления
b. шинный интерфейс
c. подсистема ввода-вывода
d. операционное устройство
a. время обработки задачи на конвейере
равно времени обработки той же
задачи без конвейера
b. время обработки задачи на
конвейере всегда меньше времени
обработки той же задачи без конвейера
c. время обработки задачи на конвейере
зависит от числа поступивших на вход
конвейера задач
d. время обработки задачи на
конвейере, как правило, превышает
время обработки той же задачи без
конвейера
a. мультиядерный процессор
b. мультипроцессор
c. суперкомпьютер
d. мультикомпьютер
a. тем, что используется

Неймановской

17

Данный вариант кэш-памяти используется при
работе нескольких устройств с общей основной
памятью для обеспечения когерентности

18

исключительно для встраиваемых
систем
b. разделением памяти на память
программ и память данных
c. отсутствием иерархии памяти
d. различным кодированием программ
и данных
a. со сквозной записью
b. с обратной записью
c. со сквозным чтением
d. с отложенной записью
a. многоканальная
b. множественно-ассоциативная

Данный вариант кэш-памяти является наименее
дорогим

c. с произвольным отображением
d. с прямым отображением

19

Данный вариант организации кэш-памяти
позволяет максимально повысить
производительность

a. многоканальная

Для обращения к стековой памяти

b. нужно указать адрес ячейки

20

b. полностью ассоциативная
c. множественно-ассоциативная
d. с прямым отображением
a. нужно указать адресный признак тег

c. не нужно указывать адрес
d. нужно указать адрес указателя стека
21

22

К какой архитектуре относится большинство
современных процессоров общего назначения для
персональных и серверных ЭВМ :

К какому классу вычислительных систем относится
большинство современных суперЭВМ ?

23
К какому классу вычислительных систем относят
мультипроцессоры ?
24

25

К какому классу вычислительных систем относят
мультикомпьютеры ?

К какому классу средств обработки данных
относится расширение системы команд SSE ?

a. СISC
b. MISC
c. RISC
d. CISC с внутренними RISCинструкциями
a. SISD
b. MIMD
c. MISD
d. SIMD
a. MISD
b. MIMD
c. SIMD
d. SISD
a. SIMD
b. MIMD
c. SISD
d. MISD
a. SISD
b. MISD
c. SIMD

26

Какая аббревиатура не относится к архитектурам
систем команд процессоров ?
Выберите один ответ.

27
Какая архитектура процессоров исторически
появилась первой :
28
Какая из перечисленных подсистем не относится к
основным подсистемам процессора :

d. MIMD
a. DISC
b. CISC
c. MISC
d. RISC
a. CISC
b. VLIW
c. MISC
d. RISC
a. блок регистров
b. операционное устройство
c. оперативное запоминающее
устройство
d. устройство управления
a. сокращенный набор команд

29
Какая особенность RISC архитектуры в
перечисленном списке не относится к основным :

b. операции работы с памятью сводятся
к загрузке и сохранению
c. большое количество регистров
d. жесткая логика управления

30

31

Какая особенность RISC архитектуры в
перечисленном списке не относится к основным :

Какое из перечисленных устройств памяти НЕ
относится к энергонезависимым

32

Какое утверждение относительно архитектур
суперскалярных и VLIN процессоров неверно

a. отсутствие операций "памятьпамять"
b. сокращенный набор команд
c. трехадресные команды
d. большое количество регистров
a. магнитный диск
b. ОЗУ
c. CD-ROM
d. PROM
a.во VLIN процессорах распределение
команд выполняется устройством
выполнения процессора в реальном
времени
b. в суперскалярных процессорах
распределение команд выполняется
устройством выполнения процессора в
реальном времени
С.обе архитектури используют
параллелизм уровня команд
d.суперсолярные процессоры более
распространены , чем VLAN

33

Какое утверждение относительно архитектур CISC

a. В RISC более простое устройство
управления

и RISC не верно ?

34

Какой из перечисленных подходов к повышению
производительности вычислительных систем не
является
архитектурным ?

35

Какой класс вычислительных систем в общем не
относится к многопроцессорным ?

36

Какой класс вычислительных систем в общем не
относится к многопроцессорным ?

37
Какой класс вычислительных систем называют
"векторными" ?

b. Программы для RISC требуют
меньшего числа инструкций, чем для
CISC
c. В CISC используется больше команд
d. В RISC больше площади кристалла
занято регистрами и операционными
устройствами
a. специализация устройства / системы
b. конвейеризация вычислений
c. распараллеливание вычислений
d. повышение тактовой частоты
a. SISD
b. MISD
c. MIMD
d. SIMD
a. МКОД
b. ОКОД
c. ОКМД
d. МКМД
a. SISD
b. MISD
c. SIMD
d. MIMD
a. память с расслоением

38
Какой тип памяти не относится к уровням иерархии
памяти
39

40

Какую приблизительно производительность
следует ожидать от конвейера, содержащего 10
ступеней, с длительностью такта 10 нс, при
выполнении 10 задач :
Какую приблизительно производительность
следует ожидать от конвейера, содержащего 10
ступеней, с длительностью такта 10 нс, при
выполнении 100 задач :

b. сверхоперативная память
c. массовая память
d. внешняя память
a. нет правильного ответа
b. около 5*10^7 задач в секунду
c. около 10^7 задач в секунду
d. около 10^8 задач в секунду
a. около 10^7 задач в секунду
b. около 5*10^7 задач в секунду
c. нет правильного ответа
d. около 10^8 задач в секунду
a. операционное устройство с
арифметическим конвейером

41
Наименее быстродействующим вариантом
операционного устройства процессора является

b. блочное операционное устройство
c. процедурное устройство
магистрального типа
d. аппаратные умножители

42

Отметьте единицу измерения производительности
вычислительных систем

a. MHz
b. FLOPS

c. KBod
d. TByte
a. KBod

43
Отметьте единицу измерения производительности
вычислительных систем

b. TFLOPS
c. GHz
d. MByte
a. IPC

Отметьте единицу измерения производительности
вычислительных систем

b. IPS
c. GHz
d. CPI
a. отличается только для разрядности
больше 5
b. всегда одинакова независимо от
разрядности
c. выше для матричного умножителя
d. выше для древовидного умножителя
a. 9.174

44

45
Пиковая производительность древовидных и
матричных конвейерных умножителей ...

46

47

При выполнении алгоритма с
нераспараллеливаемой долей, равной по времени
0.1 от времени общего выполнения алгоритма на
однопроцессорной системе, на системе из 100
процессоров, какое максимальное ускорение
следует ожидать :
При выполнении алгоритма с
нераспараллеливаемой долей, равной по времени
0.25 от времени общего выполнения алгоритма на
однопроцессорной системе, на системе из 10
процессоров, какое максимальное ускорение
следует ожидать :

48
При рассмотрении иерархии памяти по мере
удаления от процессора стоимость хранения
единицы информации

49

При каком условии производительность конвейера
будет максимальной

50
Производительность аппаратных древовидных и
матричных умножителей ...

b. 100
c. 10
d. ускорения не будет

a. 3.077
b. 4
c. 10
d. ускорения не будет

a. не изменяется
b. снижается
c. растет
d. стоимость хранения единицы
информации никак не связана с местом
устройства памяти в иерархии
А. при обработки количества задач,
равного количеству ступеней
конвейера
B. при обработке единственной задачи
С. При обработки количества задач,
вдвое большем, чем количество
ступеней конвейера
d. при большом количестве
поступающих на вход задач, намного
большем чем число ступеней
a. отличается только для разрядности
больше 5
b. всегда одинакова независимо от
разрядности
c. отличается только для разрядности
больше 5 в случае отсутствия

конвейера
d. всегда одинакова независимо от
наличия или отсутствия конвейера
a.скорость его работы

51

Производительность вычислительного
устройства/системы это

52
Расслоение памяти позволяет (основное
назначение) :

53
Увеличение размерностей накопителя в адресной
памяти

54
Чем определяется пиковая производительность
вычислительного конвейера

b.тактовая частота процессора
/процессоров системы
С.величина, обратная времени
выполнения операции
устройством/системой
d.количество операций или задач,
выполняемы/решаемых
устройством/системой в единицу
времени
a. строить блоки памяти из устройств
меньшего объема
b. организовать защиту памяти
c. организовать адресную выборку
d. повысить производительность при
обращении к памяти
a. позволяет увеличить объем
накопителя
b. снижает количество линий выборки
и сложность адресных дешифраторов
c. позволяет сократить время выборки
d. упрощает для устройств обращение к
памяти
a. временем загрузки конвейера
b. тактом конвейера
c. количеством задач, поступающих на
конвейер
d. количеством ступеней конвейера

55

56

Чем, согласно закону Амдала, ограничено
максимально достижимое ускорение при
реализации алгоритма на многопроцессорной
системе :

Что из перечисленного не относится к известным
типам параллелизма

57
Что из перечисленного не относится к
классическим этапам выполнения команды в
процессоре:

a. долей последовательной, не
распараллеливаемой части алгоритма
b. количеством процессоров в системе
c. временем, затрачиваемым на
пересылку данных между
процессорами
d. временем выполнения алгоритма
a. параллелизм смежных операций
b. многомерный параллелизм
c. естественный параллелизм
d. параллелизм независимых ветвей
a. предвыборка команды
b. исполнение команды
c. запись результатов и завершение
команды

d. извлечение команды
58

Что из перечисленного не относится к
классическим этапам выполнения команды в
процессоре:

59
Что из перечисленного НЕ относится к способам
обработки потока команд в процессоре :

60

Что из перечисленного НЕ относится к способам
обработки потока команд в процессоре :

a. декодирование команды
b. суперскалярное исполнение
c. извлечение команды
d. обращение к памяти
a. конвейер команд
b. суперскалярное исполнение
c. гиперпоточность
d. последовательное исполнение
e. выполнение векторных команды
a. суперскалярное исполнение
b. арифметический конвейер
c. конвейер команд
d. гиперпоточность
e. последовательное исполнение






Download эвм таблица ответов v3



эвм_таблица ответов v3.pdf (PDF, 306.87 KB)


Download PDF







Share this file on social networks



     





Link to this page



Permanent link

Use the permanent link to the download page to share your document on Facebook, Twitter, LinkedIn, or directly with a contact by e-Mail, Messenger, Whatsapp, Line..




Short link

Use the short link to share your document on Twitter or by text message (SMS)




HTML Code

Copy the following HTML code to share your document on a Website or Blog




QR Code to this page


QR Code link to PDF file эвм_таблица ответов v3.pdf






This file has been shared publicly by a user of PDF Archive.
Document ID: 0000482889.
Report illicit content